-
-
...高速工作,为此模拟信号选用音频信号。由于音频信号的频率是20Hz-20KHz,这样就对AD转换的速率有很高的要求.因为FPGA的功能很强大,所以我们把系统的许多功能都集成到FPGA器件中,例如AD通道选择部分,串并输出控制模块,这样...
-
-
...个桥臂子模块的数量为6和10的两个仿真系统,两系统载波频率均为1KHz,为了保持输出电压大小相同,模块数为6的系统,每个子模块的初始电压设定为2kV;模块数位10的系统,每个子模块的初始电压设定为1.2kV,这样两个系统的输...
-
-
...网中。时间序列的分辨率为 20 毫秒,配置文件与电压和频率无关。风电概况4 个风电场的风功率分布采用 1 秒分辨率。M 类 cs-TFM PMU 的初始化文件该文件用于初始化在负载上实现的 M 类 cs-TFM PMU 模型的参数。动态模拟的初始化该...
-
-
...性能最好的一个总线标准。AXI的设计目标是可以在高时钟频率下运行,并在延滞时间长的状况下仍可达成高数据吞吐率。AXI总线将读/写请求与读/写结果相互分离、将数据写入和数据读出的信号相分离,可以同时进行写入和读出...
-
-
...CDC模块(ptp_clock_cdc),以及用于从PTP时间精确生成任意频率的可配置PTP周期输出模块。arp模块具有可设置参数的重试超时参数和可设置参数的数据路径的ARP处理逻辑。arp_cache模块ARP条目的基于哈希的基本缓存。可参数化的深度...
-
-
...联。**`SBF`采用 Counter 中的最小值来近似表示元素的出现频率**。### 问题实例给你A,B两个文件,各存放50亿条URL,每条URL占用64字节,内存限制是4G,让你找出A,B文件共同的URL。如果是三个乃至n个文件呢?答:根据这个问题我们来...
-
-
...交流电源U2:峰值(peak amplitude, V)=141.4V(有效值为100V),频率(Frequency, Hz)=50脉冲发生器1(ug1):周期(period, s)=0.02 ;脉冲宽度(pulse width, % of period)=2;滞后相位(phase delay, s)=0; (α=0˚)脉冲发生器2(ug2):周期(period, s)...
-
-
...unsigned int tmp;
unsigned char counter;
while(1)
{
//温度测量频率没有必要太高,太高反而影响数码显示
//所以用计数器加以控制
if(counter-- == 0)
{
tmp = ReadTemperature();
counter = 20;
}
P2 = 0xff;
P0 = disp[tmp%10];
P2 = 0x...
-
-
...电压测试:测量每个输出接脚的输出电压位准。⑦ 相关频率特性(AC)测试,也是通过外灌一定频率,从I/O口来看输出是否与之匹配。⑧ 为了保证IC生产的长期且稳定品质,还会做产品的可靠性测试,这些测试包括ESD测试,LATCH ...
-
-
...名。01STM32单片机特性内核:ARM 32位Cortex-M3 CPU,最高工作频率72MHz,1.25DMIPS/MHz,单周期乘法和硬件除法。存储器:片上集成32-512KB的Flash存储器,6-64KB的SRAM存储器。时钟、复位和电源管理:2.0-3.6V的电源供电和I/O接口的驱动电压,...