-
-
此项目是JAVA代码实现仿真坦克大战。<?xml version="1.0" encoding="UTF-8"?><projectDescription> <name>坦克大战加强版2</name> <comment></comment> <projects> </projects> <buildSpec> <buildCo...
-
-
此项目是全加法器的VHDL代码。在此VHDL项目中,提供了用于全加器的VHDL代码。 用于加法器的VHDL代码是通过使用行为和结构模型来实现的。全加法器具有三个输入X1,X2,进位Cin和两个输出S,进位Cout。附件中包括:使用结构模型...
-
-
此项目是Verilog中的流水线MIPS处理器(第1部分)。上次,发布了一个用于16位单周期MIPS处理器的Verilog代码,并且多次要求提供一个32位5级流水线MIPS处理器的Verilog代码。 单周期MIPS的第一个问题是浪费每个时钟周期仅使用每个功...
-
-
此项目是Linux 系统驱动学习笔记。附件中包括:设备驱动程序本质、Hello World 模块、字符设备驱动程序、调试技术、并发和竞态、高级字符驱动程序操作........等等设备驱动程序特性1. 首先,驱动的作用是提供对硬件的操作接口...
-
-
使用MATLAB代码开发,此项目研究和讨论电力市场能源交易和风险管理免费下载提供给大家,本文介绍的案例研究演示了如何使用MATLAB构建用于测量与在新英格兰运营的燃气电厂组合相关的风险的应用程序。该应用程序具有在Excel...
-
-
此项目是MATLAB仿真代码。%计算一个周期的C/A码总的采样点数samplesPerPeriod = round(signalVariables.samplingFre / signalVariables.CodeFre * signalVariables.CodeLength);%输出的采样C/A码后点sampledCATable = zeros(37, samplesPerPeriod);%采样一次的时间长度ts = 1 / si...
-
-
此项目是16位RISC处理器的Verilog代码。在此Verilog项目中,提供了用于16位RISC处理器的Verilog代码。RISC处理器是基于其指令集和哈佛式数据路径结构而设计的。 然后,RISC处理器在Verilog中实现,并使用Xilinx ISIM进行验证。附件中包括...
-
-
...司时也能签到,而且工程量较大,课设时间有限。所以本项目采用版本B。2、业务逻辑设计主要功能有注册新用户和签到识别最左边为客户端,中间的服务器是自己的服务器,右边是face++的服务器。
-
-
...C51单片机来实现工业大学的毕业设计,该设计是结合科研项目而确定的设计类课题。本系统以设计题目的要求为目的,采用80C51单片机为控制核心,利用超声波传感器检测道路上的障碍,控制电动小汽车的自动避障,快慢速行驶...
-
-
此项目是Verilog中的流水线MIPS处理器(第3部分)。该项目将展示32位流水线MIPS处理器的Verilog代码。 在第2部分中,我介绍了单周期MIPS数据路径的所有Verilog代码。在这一部分中,添加了流水线寄存器以完成流水线MIPS处理器。 将...