DDS-PLL组合跳频频率合成器
此文档DDS-PLL组合跳频频率合成器。
为了弥补数字式频率合成(DDS)和集成锁相环(PPL)各自的不足,研制并设计了以 AD7008为核心的 DDS芯片及集成锁相环芯片 MC145152构成的频率合成器。该频率合成器的输出频率范围:900-1000MHz;频率步进12.2kHz;杂散
应用介绍
此文档DDS-PLL组合跳频频率合成器。
为了弥补数字式频率合成(DDS)和集成锁相环(PPL)各自的不足,研制并设计了以 AD7008为核心的 DDS芯片及集成锁相环芯片 MC145152构成的频率合成器。该频率合成器的输出频率范围:900-1000MHz;频率步进12.2kHz;杂散<-60dB/s;转换时间<1ms。
©版权声明:本文内容由互联网用户自发贡献,版权归原创作者所有,本站不拥有所有权,也不承担相关法律责任。如果您发现本站中有涉嫌抄袭的内容,欢迎发送邮件至: www_apollocode_net@163.com 进行举报,并提供相关证据,一经查实,本站将立刻删除涉嫌侵权内容。
转载请注明出处: apollocode » DDS-PLL组合跳频频率合成器
文件列表(部分)
名称 | 大小 | 修改日期 |
---|---|---|
DDS-PLL组合跳频频率合成器 | 0.00 KB | 2015-10-50 |
DDS-PLL组合跳频频率合成器.pdf | 99.05 KB | 2007-08-42 |
发表评论 取消回复