DDS-PLL组合跳频频率合成器

此文档DDS-PLL组合跳频频率合成器。 为了弥补数字式频率合成(DDS)和集成锁相环(PPL)各自的不足,研制并设计了以 AD7008为核心的 DDS芯片及集成锁相环芯片 MC145152构成的频率合成器。该频率合成器的输出频率范围:900-1000MHz;频率步进12.2kHz;杂散

应用介绍

此文档DDS-PLL组合跳频频率合成器。


为了弥补数字式频率合成(DDS)和集成锁相环(PPL)各自的不足,研制并设计了以 AD7008为核心的 DDS芯片及集成锁相环芯片 MC145152构成的频率合成器。该频率合成器的输出频率范围:900-1000MHz;频率步进12.2kHz;杂散<-60dB/s;转换时间<1ms。


文件列表(部分)

名称 大小 修改日期
DDS-PLL组合跳频频率合成器0.00 KB2015-10-50
DDS-PLL组合跳频频率合成器.pdf99.05 KB2007-08-42

立即下载

相关下载

[磁耦合谐振buckss仿真] 无线电能传输技术可有效地解决电源接入问题,使充电过程便捷、安全,解决了传统依靠电导体直接进行物理接触的电源直接接触式输电模式所带来的插电火花、积碳、不易维护、易产生磨损,特别是在特殊环境下用电存在的安全隐患等问题。
[QT学习日记篇01(1)-QT界面初探- *.pro文件详解] Qt基础课程完结项目,完成一款小游戏并封装:翻金币游戏,通过点击金币进行翻面,让所有金币为同一面就游戏通过进入下一关。 过程中会使用前面学到的 “信号和槽”,“Qt图片资源显示”,“Qt播放音频”,“Qt绘图函数”,“Qt消息控件”等等知识。是一次前面所学知识的汇总。
[MMC模块化多电平换流器常用调制策略的对比分析] 在Matlab/Simulink环境下分别搭建了桥臂数量为6和10的两种调制方法的仿真模型,分析了模块数量与调制方法对输出的正弦电压的影响。
[svpwm同步调制] 同步调制下,通过把载波的频率固定为参考波频率的整数倍,同时固定两者的相位关系。通过这种方法可以消除3的倍数次谐波,并且通过适合pwm波正负半周期对称(N载波比取奇数),消除偶次谐波,总体同步调制所含谐波只为6k+1也就是5 7 11 13次谐波等。
[避雷器comsol仿真] comsol实现避雷器的电,磁,热仿真计算模型
[FPGA车牌识别代码

评论列表 共有 0 条评论

暂无评论

微信捐赠

微信扫一扫体验

立即
上传
发表
评论
返回
顶部